MATLAB as AXI Master with Xilinx FPGA and Zynq SoC Boards
Performing interactive testing on FPGA boards is a popular way to verify designs and perform parametric testing. See how HDL Verifier™ lets you to control interactive testing on Xilinx® FPGA and Zynq® SoC boards directly from your MATLAB® session.
The MATLAB as AXI Master feature of HDL Verifier gives you read/write access to on-board memory locations from MATLAB. You’ll see a demonstration of how to generate an IP core using HDL Coder™ to set it up for interactive testing and then how to use MATLAB commands to read from and write to AXI-accessible registers on a Xilinx Kintex® -7 FPGA. The board used in the video is a Xilinx Kintex-7 FPGA KC705 Evaluation Kit.
Finally, learn how to use a custom app created in MATLAB App Designer to serve as a control panel for hardware testing.
Published: 14 Feb 2018
Featured Product
HDL Verifier
Up Next:
Related Videos:
Web サイトの選択
Web サイトを選択すると、翻訳されたコンテンツにアクセスし、地域のイベントやサービスを確認できます。現在の位置情報に基づき、次のサイトの選択を推奨します:
また、以下のリストから Web サイトを選択することもできます。
最適なサイトパフォーマンスの取得方法
中国のサイト (中国語または英語) を選択することで、最適なサイトパフォーマンスが得られます。その他の国の MathWorks のサイトは、お客様の地域からのアクセスが最適化されていません。
南北アメリカ
- América Latina (Español)
- Canada (English)
- United States (English)
ヨーロッパ
- Belgium (English)
- Denmark (English)
- Deutschland (Deutsch)
- España (Español)
- Finland (English)
- France (Français)
- Ireland (English)
- Italia (Italiano)
- Luxembourg (English)
- Netherlands (English)
- Norway (English)
- Österreich (Deutsch)
- Portugal (English)
- Sweden (English)
- Switzerland
- United Kingdom (English)
アジア太平洋地域
- Australia (English)
- India (English)
- New Zealand (English)
- 中国
- 日本Japanese (日本語)
- 한국Korean (한국어)