このページは機械翻訳を使用して翻訳されました。元の英語を参照するには、ここをクリックします。
Xilinx FPGA ボード
Xilinx® FPGA および Zynq® SoC 上の HDL コードのデバッグとテスト
Xilinx FPGA ボード用の HDL Verifier™ サポート パッケージ には、HDL Verifier およびサポートされている Xilinx FPGA および Zynq SoC ボードを使用した FPGA インザループ (FIL) シミュレーション用のボード定義ファイルが含まれています。FIL シミュレーションでは、MATLAB® または Simulink® を使用して、既存の HDL コードに対して実際のハードウェアで設計をテストします。FPGA データ キャプチャ サポートを使用すると、デザインが Xilinx FPGA または Zynq SoC で実行されている間に、MATLAB または Simulink のデザインからの信号を観察できます。AXI Manager を使用すると、MATLAB または Simulink を使用してオンボード メモリの場所を読み取ったり、そこに書き込んだりできます。
カテゴリ
- 設定と構成
ハードウェア サポートのインストール、ファームウェアの更新、ハードウェア接続の構成
- FPGAインザループシミュレーション
FPGAハードウェアによる検証
- FPGA データの取得
ライブFPGAから信号データをキャプチャする
- AXI Manager
MATLAB または Simulink から FPGA ボード上の AXI 従属メモリにアクセスする