フィルターのクリア

Error with cosimulation on tunable parameters

1 回表示 (過去 30 日間)
kimi
kimi 2020 年 12 月 1 日
回答済み: Kiran Kintali 2020 年 12 月 8 日
Hello all!
I'm having trouble with conducting FPGA In the Loop. I'm getting this error regarding cosimulation and tunable parameters. Do you know of a solution or a bypass? The objective is to do a FPGA in the loop simulation of a field oriented control based current controller.

回答 (2 件)

Kiran Kintali
Kiran Kintali 2020 年 12 月 2 日
This is a limitation in the cosimulation test bench generation.
Can you consider using stand-alone testbench with HDL Simulator?
  1 件のコメント
kimi
kimi 2020 年 12 月 8 日
Ok. Is there no way for me to integrate the Zedboard? Can I do FPGA data capture?

サインインしてコメントする。


Kiran Kintali
Kiran Kintali 2020 年 12 月 8 日
yes, You can target zed board using HDL Coder. FPGA data capture is another good way to capture signals. please contact support@mathworks.com

カテゴリ

Help Center および File ExchangeHDL Coder についてさらに検索

製品


リリース

R2020a

Community Treasure Hunt

Find the treasures in MATLAB Central and discover how the community can help you!

Start Hunting!

Translated by