フィルターのクリア

モデルのHDLコード変換

6 ビュー (過去 30 日間)
Hideo Suzuki
Hideo Suzuki 2018 年 5 月 23 日
回答済み: Atsushi Matsumoto 2018 年 5 月 24 日
作成したモデルをHDL変換する際に以下のエラーが発生します。
遅延の均衡化に失敗しました (理由: Signal rate of value inf found)
問題となるブロック:FPGA_model/FPGA_Model/MSK_Demod/ObtainSchmidtDecision/SchmidtDecision/Data Type Conversion2。
上記階層でエラーとなるData Type Conversionブロックの周りは サンプル時間を継承するブロックだけであり、
Constantのサンプル時間は-1を設定しています。
モデルを送付しますので時間がinfとなる原因をご教示下さい。
また、エラーとなるData Type Conversionの前に、コメントアウト しているブロックがありますが、
infとの関係は無いでしょうか。
よろしくお願い致します。

採用された回答

Atsushi Matsumoto
Atsushi Matsumoto 2018 年 5 月 24 日
コメントスルーおよび出力先のあるコメントアウトはコード生成に対応していません。 コメントアウトの出力先にブロックがあると、信号は不定かつ未接続状態となりますので、コード生成ができません。 &nbsp
コメントアウトしているブロックを削除または、接続ラインから外して下さい。

その他の回答 (0 件)

カテゴリ

Help Center および File ExchangeHDL Coder についてさらに検索

製品


リリース

R2017b

Community Treasure Hunt

Find the treasures in MATLAB Central and discover how the community can help you!

Start Hunting!