ターゲット Xilinx RFSoC ハードウェア
Xilinx RFSoC ターゲット ハードウェアで MATLAB® または Simulink® アルゴリズムを実行する
HDL Coder™ では IP コアを生成して Vivado® プロジェクトに組み込み、Xilinx® RFSoC ハードウェアをプログラムできます。
Xilinx Vivado Design Suite を使用して、RFSoC デバイスに統合できる HDL IP コアを生成します。普及している RFSoC 開発キット用のリファレンス設計を使用します。これにより、HDL コードと、I/O および AXI レジスタへの端子のマッピングを生成して RF タイルおよび DDR メモリとのインターフェイスを作成し、MATLAB から FPGA 設計を対話的に制御できます。
RFSoC デバイスのシステムレベルのモデル化、カスタム RFSoC ベースのボードの構成、および完全な SoC アプリケーション (ARM® Cortex®-A53 プロセッサ用の実行可能ファイルなど) の展開のために SoC Blockset™ を使用できます。
カテゴリ
- RF データ コンバーター構成
MATLAB から RFSoC デバイスの RF データ コンバーターを構成する
- FPGA データの取得
RFSoC デバイスから MATLAB または Simulink にデータを取得する
- 外部メモリ アクセス
PL-DDR4 メモリのデータを読み書きする
- ポリフェーズ チャネライザーおよびマルチタイル同期
ポリフェーズ チャネライザーおよびマルチタイル同期の使用方法について説明する