Main Content

このページの内容は最新ではありません。最新版の英語を参照するには、ここをクリックします。

モデル化

ハードウェア接続用のモデルの準備、およびハードウェア プロトコルをサポートするためのブロックの追加

Xilinx® Zynq® プラットフォーム用のブロックおよびシミュレーション機能。

ブロック

AXI4-Interface ReadRead data from IP core on Xilinx Zynq Platform
AXI4-Interface WriteWrite data to IP core on Xilinx Zynq Platform
Linux TaskSpawn task function as separate Linux thread
UDP ReceiveReceive UDP packet
UDP SendSend UDP message
VxWorks TaskSpawn task function as separate VxWorks thread
AXI4-Stream IIO WriteWrite AXI4-Stream Data using IIO
AXI4-Stream IIO ReadRead AXI4-Stream Data using IIO

関数

zynqlibOpen the Simulink Library Browser to the Embedded Coder Support Package for Xilinx Zynq Platform block library