このページは機械翻訳を使用して翻訳されました。最新版の英語を参照するには、ここをクリックします。
Xilinx FPGA ボード
Xilinx® FPGA およびZynq® SoC での HDL コードのデバッグとテスト
HDL Verifier™ Xilinx FPGA ボードのサポート パッケージには、HDL Verifierを使用した FPGA-in-the-Loop (FIL) シミュレーション用のボード定義ファイルが含まれていますXilinx FPGA およびZynq SoC ボードをサポートしました。FIL シミュレーションでは、 MATLAB®またはSimulink®を使用して、既存の HDL コードのデザインを実際のハードウェアでテストします。FPGA データ キャプチャのサポートにより、デザインをMATLAB FPGA またはTGで実行中に、MATLAB または Xilinx Simulinkでデザインからの信号を観察できます。 Zynq SoC。AXI Manager を使用すると、 MATLABまたはSimulinkを使用してオンボード メモリの位置の読み取りまたは書き込みを行うことができます。
カテゴリ
- セットアップと構成
ハードウェア サポートのインストール、ファームウェアの更新、ハードウェア接続の構成
- FPGAインザループシミュレーション
FPGAハードウェアによる検証
- FPGA データの取得
ライブFPGAから信号データをキャプチャ
- AXI Manager
MATLABまたはSimulinkから FPGA ボード上の AXI 下位メモリにアクセスします