このページは前リリースの情報です。該当の英語のページはこのリリースで削除されています。
テスト ベンチでクロック イネーブル入力信号を生成するかどうかを指定します。
既定の設定: オン
テスト ベンチは、クロック イネーブルの入力値の設定によって、クロック イネーブル入力信号をアクティブ High (1) またはアクティブ Low (0) で生成します。
ユーザー定義の外部ソースがクロック イネーブルの入力信号を生成します。
このプロパティにより [クロック イネーブル信号の遅延時間 (クロック サイクル単位)] オプションが有効になります。
このオプションはモデル全体を選択した場合は無効になります。[HDL を生成] 設定で DUT を選択してください。
プロパティ: ForceClockEnable |
型: 文字ベクトル |
値: 'on' | 'off' |
既定の設定: 'on' |
このプロパティを設定するには、hdlset_param
または makehdl
を使用します。プロパティの値を表示するには、hdlget_param
を使用します。
リセットのデアサーションとクロック イネーブルのアサーション間の経過時間 (クロック サイクル単位) を定義します。
既定の設定: 1
[クロック イネーブル信号の遅延時間 (クロック サイクル単位)] プロパティは、リセット信号がデアサートされてからクロック イネーブル信号が最初にアサートされるまでの経過時間のクロック サイクル数を定義します。次の図では、リセット信号 (アクティブ High) は 2 クロック サイクル後にデアサートし、クロック イネーブルは 1 サイクル (既定の設定) のクロック イネーブル信号の遅延時間後にアサートしています。
このパラメーターは、[クロック イネーブル信号生成] が選択された場合に有効になります。
プロパティ: TestBenchClockEnableDelay |
タイプ: 整数 |
既定の設定: 1 |
このプロパティを設定するには、hdlset_param
または makehdl
を使用します。プロパティの値を表示するには、hdlget_param
を使用します。
テスト ベンチがリセット入力信号を生成するかどうかを指定します。
既定の設定: オン
テストベンチがリセット入力信号を生成します。
ユーザー定義の外部ソースがリセット入力信号を生成します。
このオプションを選択すると、[ホールド時間] オプションを使用してリセットのタイミングを制御できます。
このオプションはモデル全体を選択した場合は無効になります。[HDL を生成] 設定で DUT を選択してください。
プロパティ: ForceReset |
型: 文字ベクトル |
値: 'on' | 'off' |
既定の設定: 'on' |
このプロパティを設定するには、hdlset_param
または makehdl
を使用します。プロパティの値を表示するには、hdlget_param
を使用します。
リセットがアサートされる時間 (クロック サイクル単位) を定義します。
既定の設定: 2
[リセット信号の長さ (クロック サイクル単位)] プロパティは、リセットがアサートされる間のクロック サイクル数を定義します。[リセット信号の長さ (クロック サイクル単位)] は 0 以上の整数でなければなりません。次の図は既定の場合を示しており、リセット信号 (アクティブ High) が 2 クロック サイクル間アサートされています。
このパラメーターは、[リセット信号生成] が選択された場合に有効になります。
プロパティ: Resetlength |
タイプ: 整数 |
既定の設定: 2 |
このプロパティを設定するには、hdlset_param
または makehdl
を使用します。プロパティの値を表示するには、hdlget_param
を使用します。